第3部分-计算机程序员(FPGA嵌入式应用) - 3级 - 理论知识复习题练习OO

发布时间 : 星期二 文章第3部分-计算机程序员(FPGA嵌入式应用) - 3级 - 理论知识复习题练习OO更新完毕开始阅读

B. 或门 C. 非门 D.

触发器

27.

若从0分别计数到64和10000,分别需要 ( A )个触发器。 A. 7, 14 B. 8, 14 C. 8, 13 D.

7, 13

28. 同步时序逻辑电路分析的正确步骤是( B ) (1)列出电路次态真值表

(2)根据状态图,用文字描述电路的逻辑功能 (3)根据次态真值表和输出表达式,作出给定电路的状态表和状态图

(4)根据给定的同步时序电路,写出输出函数和激励函数表达式 A. (1)(2)(3)(4) B. (4)(1)(3)(2) C. (4)(3)(2)(1) D.

(2)(3)(1)(4)

29. 分析时序逻辑电路的一般步骤为( B ) (1)用文字描述所给时序逻辑电路的逻辑功能 (2)根据给定的时序电路图写出各逻辑方程式 (3)将驱动方程代入相应触发器的特性方程,求得各触发器的各次态方程,也就是时序逻辑电路的状态方程。

(4)根据状态方程和输出方程,列出时序电路的状态表,画出状态图和时序图。 A. (1)(2)(3)(4) B. (2)(3)(4)(1) C. (2)(1)(3)(4) D.

(2)(3)(1)(4)

30. 以下属于异步时序逻辑电路的是( A ) A.

FIFO

B. 加法器 C. 译码器 D.

比较器

31.

简单异步时序电路的分析过程不包括下面哪项(C ) A.

写出各触发器的时钟方程、驱动方程和电路的输出方程 B.

列状态真值表,状态真值表的输入外部输入和状态输入,输出包括状态输出和外部输出 C.

从状态真值表中判断电路是否能够自启动 D.

将状态真值表转换成状态转移图

32.

关于异步时序电路的分析,下面哪项描述是正确的(A ) A.

由状态转移图可以得到时序电路的逻辑功能

B.

在列状态真值表,列出状态真值表的输入组合必须保证完整,例如若有N个外部输入和M个状态变量,则输入组合是M×N个 C.

从状态真值表就能够判断电路是否可以自启动 D.

如果该异步时序电路中包含有无效状态,则该电路无法实现自启动

33.

JK触发器的特性方程为( D) A. Qn=JK+J`K` B. Qn=JKQ C. Qn=JQ+K`Q` D.

Qn=JQ`+K`Q

34. 设计一个10进制的计数器,至少需要用到(B )个D触发器 A. 3 B.

4

C. 5 D.

6

35.

某数/摸转换器的输入为8位二进制数字信号(D7~D0),输出为0~25.5V的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为( B )。 A. 2.55V B. 0.1 V C. 0V D.

0.5V

36. 已知D/A转换电路中,当输入数字量为10000000时,输出电压为6.4V,则当输入为01010000时,输出电压为( C ) 。 A. 6V B. 5V C. 4V D.

3V

37. 实现A/D转换主要有四个步骤,其中( B )不是A/D转换的步骤。 A. 采样 B. 插值 C. 量化 D.

编码

38. 下列几种A/D转换器中,转换速度最快的是( C ) A. 并行A/D转换器 B. 计数型A/D转换器 C. 逐次逼近型A/D转换器 D.

双积分A/D转换器

39. 摩尔(moore)状态机是一种( A ) 的状态机。 A. 输出信号仅和状态有关

B. 输出信号和状态与输入信号有关 C. 输出信号仅和输入有关 D.

输出信号与状态无关

40. 码值是单个位变化的是( B ) A. 二进制编码方式的状态机 B. 格雷码编码方式的状态机 C. 余三码编码方式的状态机 D.

以上都是

41.

米勒(mealy)状态机是一种(B )的状态机。 A. 输出信号仅和状态有关

B. 输出信号和状态与输入信号有关 C. 输出信号仅和输入有关 D.

输出信号与状态无关

42. 码值是连续编码的是( A ) A. 二进制编码方式的状态机 B. 格雷码编码方式的状态机 C. 余三码编码方式的状态机 D.

以上都是

43. 在一个由4个状态组成的状态机对应的状态编码分

State1=4'b0001

State2=4'b0010,State3=4'b0100,State4=4'b1000。则该编码方式为( C)。 A. BCD B. Gray C. One-Hot D.

Binary

44.

在一个由4个状态组成的状态机对应的状态编码分

State1=2'b00

State2=2'b01,State3=2'b11,State4=2'b10。则该编码方式为(B)。 A. BCD

B. Gray---相邻编码只有一位不同 C. One-Hot D.

Binary

45.

Xilinx IP核的配置文件的后缀( C ) A. bit B.

hex

C. xco D.

VHO

46.

IP核在EDA技术和开发中具有十分重要的地位,IP是指( A )。 A. 知识产权; B. 互联网协议; C. 网络地址; D.

都不是;

47. IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP核为( A )。 A. 软IP B. 固IP C. 硬IP D.

都不是

48. IP核在EDA技术和开发中具有十分重要的地位,IP分软IP、固IP、硬IP;下列所描述的IP核中,对于硬IP的正确描述为( C )。???? A.

提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路;RUAN B. 提供设计的最总产品----掩膜; C.

以网表文件的形式提交用户,完成了综合的功能块;GU D.

都不是。

49. 可配置IP是参数化后的,可重定目标IP,其优点是可以对功能加以裁剪,以符合特定的应用,以下不是可配置的参数的是( D ) A. 总线宽度 B. 存储器容量 C. 使能功能块 D.

功耗

50. 下列关于IP重用的说法错误的是 ( D ) A.

IP核的重用是设计人员赢得迅速上市时

间的主要策略。

B.

调用IP核能避免重复劳动,大大减轻工程师的负担。 C. IP核包括硬IP和软IP。

D.

IP核最大的优点是确保性能,但难以转移到新的结构中,是不可重配置。

51.

IP核设计目前不可实现的目标是( D ) A. 通用性好

B. 正确性有100%的保证 C. 可移植性好 D.

即插即用

52.

IP核设计的理想目标是 ( C ) A. 通用性好 B. 可移植性好 C. 即插即用

D.

正确性有100%的保证

53.

下列关于IP的设计流程正确的是 (B ) A.

规划和制定设计规范->定义关键特性->模块设计和集成->IP产品化->产品发布 B.

定义关键特性->规划和制定设计规范->模块设计和集成->IP产品化->产品发布 C.

规划和制定设计规范->定义关键特性->模块设计和集成->产品发布->IP产品化 D.

定义关键特性->规划和制定设计规范->模块设计和集成->产品发布->IP产品化

54. 在项目规划和制定设计规划阶段,将开发整个项目周期中需要的关键文档,以下选项不包含其中的是( C ) A. 功能设计规范 B. 验证规范

C. 对外系统接口的详细定义 D.

开发计划

55. IP验证策略需要涵盖的测试类型有( D ) A.

兼容性验证

B. 边界验证 C. 随机验证 D.

以上都是

56.

以下关于验证平台的特征说法错误的是( A ) A.

验证平台的设计不会随着测试模块的不同而不同。 B.

以事务处理的方式产生测试激励,检查测试响应。 C.

验证平台应该尽可能地使用可重用仿真模块,而不是从头开始编写。 D.

所有的响应检查应该是自动的,而不是设计人员通过观看仿真波形的方式来判断结果是否正确。

57. 下列关于可再用IP的说法正确的是( C ) A.

可再用IP是在充分高的抽象级上设计的,因而可以方便地在各种工艺和结构上转移。==可重定 B.

可再用IP是参数化后的可重定目标IP,其优点是可以对功能加以裁剪以符合特定的应用。==可配置 C.

可再用IP是着眼于按各种再使用标准定义的格式和快速集成的要求而建立的,便于移植,更重要的是有效集成。 D.

以上说法均不正确。

58. 根据IP的使用划分,IP建立者可以设计( B )种形式的IP。 A. 2 B. 3 C. 4

D.

5 可再用,可重丁,可配置

59. 国内IP市场相对落后有很多原因,以下选项不是原因之一的是( D ) A.

IP使用公司的规模太小因而很难承受高昂的IP使用费用;

B. IP设计公司设计实力太弱以至于还没有自己的IP;

C. 相关法律还不太成熟; D.

IP未能得到充分的重视。

60.

以下不属于IP供应商的是( D ) A. ARM

B. Rambus存储器 C. Ceva D.

华为

61.

一般把EDA技术发展分为3个阶段,以下选项不是EDA技术的发展阶段的是( B) A. CAD B. GAL C. CAE D.

ESDA

62.

下列不属于EDA技术共同特点的是( C )。 A.

使用EDA软件设计电子系统,提高了设计的效率,缩短了设计周期。 B.

使用EDA软件设计的电子系统,采用了模块化和层次化的设计方法。 C.

使用EDA软件设计电子系统,不再需要分工设计,团体协作。 D.

大多数EDA软件都具有仿真和模拟功能。

63. 英文缩写ESL在EDA领域的具体含义是( A ) A. Electronic System Level B. Electronic Sports League C. Expected Significance Level D.

English as a Second Language

64.

目前的ESL工具通常采用工业建模语言进行建模,以下不是常用的工业建模语言的是( A ) A. VB B. C/C++ C. SYSTEM C D.

SYSTEM verilog

联系合同范文客服:xxxxx#qq.com(#替换为@)