第6章时序逻辑电路(全)

发布时间 : 星期一 文章第6章时序逻辑电路(全)更新完毕开始阅读

(1)写出该电路的状态方程、输出方程; (2)列出状态表,画出状态图。

xCPz1JC11KQ1'Q11JC11K图6-85 题2图Q2'Q2

3. 某计数器的输出波形如图6-86所示,试确定该计数器是模几计数器,并画出状态图。

CPQAQBQC图6-86 题3图

4. 分析如图6-87所示的同步时序电路。

1DQ1C1Q1'CP1DQ2C1Q2'1DQ3C1Q3'1DQ4C1Q4'图6-87 题4图

5. 异步时序逻辑电路如图6-88所示,设各触发器初态为0,试分析其逻辑功能。要求写出驱动方程、状态方程,画出状态图和时序图。

1JCPC11KQ0'Q01JC11KQ1'Q11图6-88 题5图

6. 已知某计数器电路如图6-89所示。试分析该计数器性质,并画出时序波形。设电路的初始状态为0。

CP1DQ1C1Q1'Rd图6-89 题6图1DQ2C1Q2'Rd

7. 分析图6-90所示电路的计数器,判断它是几进制计数器,有无自启动能力。

Q1Q1'Q2Q2'Q3Q3'1JC1“1”CP1K1JC11K1JC1“1”1K图6-90 题7图

8. 化简如表6-38所示的原始状态表。 表6-38 原始状态表

现态 A B C D E F G

9. 化简表6-39所示不完全定义机的原始状态表。 表6-39 不完全定义机原始状态表

次态/输出 现态 x=0 x=1 A D/d C/0 B C D E A/1 d/d A/0 B/1 E/d E/1 C/0 C/d 次态/输出 x=0 B/0 A/0 F/0 A/0 A/0 C/0 A/0 x=1 C/0 F/0 G/0 C/0 A/1 E/0 B/1

10. 分析图6-91所示电路,写出方程,列出状态表,判断是几进制计数器,有无自启动能力。

1JCPC1“1”1KQ1Q1'1JC11KQ2Q2'1JC1“1”1KQ3Q3'“1”1JC11KQ4Q4'图6-91 题10图

11. 某同步时序电路状态图如图6-92所示。 (1)列出状态表;

(2)用JK触发器实现,确定每级触发器的状态方程、驱动方程和输出方程; (3)画出逻辑图。

输入x/输出z0/0001/01/1101/00/0Q1Q0010/0图6-92 题11图

12. 试设计一满足图6-93所示时序波形要求的同步时序电路,要求电路最简且具有自启动功能。

CPQAQBQC图6-93 题12图

13. 试用JK触发器设计一个“1011”序列检测器(不可重叠)。

14. 用74LS161组成起始状态为0011的十进制计数器。

15. 用74LS161组成起始状态为全0的五十七进制计数器。

16. 74LS161电路如图6-94所示。 (1)列出状态迁移关系; (2)指出其进位模。

1CPQQ1Q2EP0ET74LS161CPRD'D0D1D2Q3COLD'D31CPQQ1Q2EP0ET74LS161CPRD'D0D1D2Q3COLD'D31(a)图6-94 题16图(b)

17. 用74LS161组成的电路如图6-95所示,列出状态迁移关系,指出进位模。

1CPQQ1Q2EP0ET74LS161CPRD'D0D1D2Q3COLD'D3图6-95 题17图

18. 用同步十进制计数器74160接成五进制计数器,并注明计数器输入端和进位输出端。允许附加必要的门电路。

19. 两个同步十进制计数器74160组成的计数电路如图6-96所示。试说明这个电路是几进制计数电路。进位输出脉冲的宽度是时钟信号周期的几倍?

VCCEPD0D1D2D3CET74160(1)RDQQQ2Q3LD01001EPD0D1D2D3CET74160(2)RDQQQ2Q3LD01进位输出CCP计数输入图6-96 题18图

20. 用74LS90组成8421BCD七进制计数器。

21. 用74LS90组成5421BCD一百进制计数器。

22. 图6-97是用移位寄存器接成的扭环形计数器。若初始状态为Q3Q2Q1Q0?0000,试画出电路的状态转换图,并说明这是几进制计数器,电路能否自启动。

联系合同范文客服:xxxxx#qq.com(#替换为@)