计算机组成原理选择题

发布时间 : 星期三 文章计算机组成原理选择题更新完毕开始阅读

A、仅I和II B、仅II和III C、仅I,II,III D、仅II,III,IV

51、假定用若干个2k4位芯片组成一个8k8位存储器,则地址0B1FH所在芯片的最小地址是( )2010年原题、第三章:存储系统)

A、0000H B、0600H C、0700H D、0800H

52、假定变量i,f,d数据类型分别为int,float和double(int用补码表示,float和double分别用IEEE754单精度和双精度浮点数据格式表示),已知i=785,f=1.5678E3,d=1.5E100、若在32位机器中执行下列关系表达式,则结果为真是( )

(I)i==int floatI (II)f==float int f (Ⅲ)f==float double f (IV)d+f-d==f A、仅I和II B、仅I和III C、仅II和III D、仅III和IV

53、下列选项中,能引起外部中断的事件是2009年原题、第八章:输入输出系统 A、键盘输入 B、除数为0 C、浮点运算下溢 D、访存缺页

54、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是 A、5% B、9.5% C、50% D、95%

55、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是2009年原题、第六章:总线系统 A、10MBs B、20MBs C、40MBs D、80MBs

56、相对于微程序控制器,硬布线控制器的特点是2009年原题、第五章:中央处理器 A、指令执行速度慢,指令功能的修改和扩展容易 B、指令执行速度慢,指令功能的修改和扩展难 C、指令执行速度快,指令功能的修改和扩展容易 D、指令执行速度快,指令功能的修改和扩展难

57、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是()2009年原题、第五章:中央处理器 A、90ns B、80ns C、70ns D、60ns

58、下列关于RISC的叙述中,错误的是2009年原题、第五章:中央处理器 A、RISC普遍采用微程序控制器 B、RISC大多数指令在一个时钟周期内完成 C、RISC的内部通用寄存器数量相对CISC多

D、RISC的指令数、寻址方式和指令格式种类相对CISC少

59、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转移后的目标地址是2009年原题、第四章:指令系统 A、2006H B、2007H C、2008H D、2009H

60、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K8位的ROM芯片和4K4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是2009年原题、第三章:存储系统 A、1,15 B、2,l5 C、1,30 D、2,30

61、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=272932,Y=2558,则用浮点加法计算X+Y的最终结果是 A、00111 1100010 B、00111 0100010 C、01000 0010001 D、发生溢出

D

B A D B D A A C D D D 62、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z,其中x和z为int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x、y和z的值分别是2009原题、第二章:运算方法和运算器

A、x=0000007FH,y=FFF9H,z=00000076H B、x=0000007FH,y=FFF9H,z=FFFF0076H C、x=0000007FH,y=FFF7H,z=FFFF0076H D、x=0000007FH,y=FFF7H,z=00000076H 63、冯偌依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是2009原题、第一章:计算机系统概述

A、指令操作码的译码结果 B、指令和数据的寻址方式 C、指令周期的不同阶段 D、指令和数据所在的存储单元

64、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为: A、64,16 B、16,64 C、64,8 D、16,16 65、计算机系统中的存贮器系统是指: A、RAM存贮器 B、ROM存贮器 C、主存贮器

D、内存贮器和外存贮器

66、交叉存储器实质上是一种( )存储器,它能执行独立的读写操作 A、多模块,并行 B、多模块,串行 C、整体式,并行 D、整体式,串行 67、相联存储器是按 进行寻址的存储器 A、地址指定方式 B、堆栈存取方式

C、内容指定方式 D、地址指定与堆栈存取方式结合

68、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采

A、堆栈寻址方式 B、立即寻址方式 C、隐含寻址方式 D、间接寻址方式 69、寄存器间接寻址方式中,操作数处在

A、通用寄存器 B、堆栈 C、主存储器 D、程序计数器 70、计算机的外围设备是指:

A、输入输出设备 B、外存设备 C、通信设备 D、除主机外的其他设备 71、下列外存中,属于顺序存取存储器的是: A、U盘 B、硬盘 C、磁带 D、光盘

显示器的颜色数为256色,则刷新存储器每个单元的字长应该为: A、256位 B、8位 C、7位 D、16位

72、CRT的颜色数为256色,则刷新存储器每个单元的字长应该为: A、256位 B、8位 C、7位 D、16位

73、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现 A、堆栈寻址 B、程序的条件转移

C、程序的无条件转移 D、程序的条件转移或无条件转移

74、float型数据通常用IEEE754单精度浮点数格式表示.若编译器将float型变量x分配在一个32位浮点寄存器FR!中,且x=-8.25, 则FR1的内容是 A、C1040000H B、C2420000H C、C1840000H D、C1C20000H 75、不属于ALU的部件有

A、加法器或乘法器 B、移位器 C、逻辑运算部件 D、指令寄存器

C

B D A C C C D C B B D A D B 76、处理器中的ALU采用 来实现

A、时序电路 B、组合逻辑电路 C、控制电路 D、模拟电路 77、当且仅当 发生时, 称为浮点数溢出上溢

A、阶码上溢 B、尾数上溢 C、尾数与阶码同时上溢 D、尾数或阶码上溢 78、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是 注:选项中[ ]内的值为上标

A、-1.125*2[10] B、-1.125*2[11] C、-0.125*2[10] D、-0.125*2[11]

79、在C程序中,int类型的变量x的值为-1088。程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位。则此时R1 中的内容以16进制表示是( ) A、FBC0H B、FFBCH C、0FBCH D、87BCH

80、补码表示的8位二进制定点小数所能表示数值的范围是 A、-0.1111111B~0.1111111B B、-1.0000000B~0.1111111B C、-0.1111111B~1.0000000B D、-1.0000000B~1.0000000B 81、在定点小数计算机中, 的原码与补码相同. A、-0.5 B、1 C、-0.1 D、-1 82、下列数中最大的是

A、10000000B B、125O C、10000110BCD码 D、55H 83、在计数器定时查询方式下,若每次计数从0开始,则 A、设备号小的优先级高 B、设备号大的优先级高 C、每个设备使用总线的机会相同 D、以上都不对 84、在集中式总线仲裁中,方式相应最快。

A、链式查询 B、独立请求 C、计数器定时查询 D、不能确定 85、系统总线是指

A、运算器、控制器、寄存器之间的连接部件 B、运算器、寄存器、主存之间的连接部件C、运算器、寄存器、外围设备之间的连接部件 D,CPU、主存、外围设备之间的连接部件86、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为:

A、+(1 -2-32 ) B、+(1 -2-31 ) C、2-32 D、2-31

87、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是: A、阶符与数符相同为规格化数 B、阶符与数符相异为规格化数

C、数符与尾数小数点后第一位数字相异为规格化数 D、数符与尾数小数点后第一位数字相同为规格化数 88、算术 逻辑运算单元74181ALU可完成: A、16种算术运算功能 B、16种逻辑运算功能

C、16种算术运算功能和16种逻辑运算功能 D、4位乘法运算和除法运算功能

89、在主存和CPU之间增加cache的目的是 A、增加内存容量 B、提高内存的可靠性 C、解决CPU与内存之间的速度匹配问题 D、增加内存容量,同时加快存取速度 90、存储周期是指

A、存储器的读出时间 B、存储器进行连续读和写操作所允许的最短时间间隔

A

B B B A A A B D B C C C B C、存储器的写入时间 D、存储器进行连续写操作所允许的最短时间间隔

91、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=272932,Y=2558,则用浮点加法计算X+Y的最终结果是 2009原题、第一章:计算机系统概述

A、00111 1100010 B、00111 0100010 C、01000 0010001 D、发生溢出

92、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是 2009原题、第三章:存储系统 A、0 B、2 C、4 D、6

93、下列选项中,能缩短程序执行时间的措施是( )2010年原题、第五章:中央处理器 I提高CPU时钟频率,II优化数据通过结构,III对程序进行编译优化 A、仅I和II B、仅I和III C、仅II和III D、I,II,III

94、假定有4个整数用8位补码分别表示r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是( ) 2010年原题、第二章:运算方法和运算器 A、r1×r2 B、r2×r3 C、r1×r4 D、r2×r4

95、下列选项中的英文缩写均为总路线标准的是( )2010年原题、第六章:总线系统 A、PCI,CRT,USB,EISA B、ISA,CPI,VESA,EISA C、ISA,SCSI,RAM,MIPS D、ISA,EISA,PCI,PCI-Express

96、float型数据通常用IEEE 754单精度浮点数格式表示。若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是 2011年原题、第二章:运算方法和运算器

A、C104 0000H B、C242 0000H C、C184 0000H D、C1C2 0000H 97、下列给出的指令系统特点中,有利于实现指令流水线的是 2011年原题、第五章:中央处理器

Ⅰ. 指令格式规整且长度一致 Ⅱ、指令和数据按边界对齐存放 Ⅲ、只有LoadStore指令才能对操作数进行存储访问

A、仅Ⅰ、Ⅱ B、仅Ⅱ、Ⅲ C、仅Ⅰ、Ⅲ D、Ⅰ、Ⅱ、Ⅲ

98、某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0,Mi=1(0i4)表示对Li级中断进行屏蔽。若中断响应优先级从高到低的顺序是L4L0L2L1L3 ,则L1的中断处理程序中设置的中断屏蔽字是 2011年原题、第八章:输入输出系统 A、11110 B、01101 C、00011 D、01010

D

C D B

D A D D

联系合同范文客服:xxxxx#qq.com(#替换为@)