微机原理及汇编语言

发布时间 : 星期日 文章微机原理及汇编语言更新完毕开始阅读

5

3.1.2 交通灯控制部分、 1、主要应用器件参数与功能介绍

(1)8086CPU的外部引脚及功能

6

A16-A19/S3-S6:地址,状态复用的引脚,三态输出。在8086执行指令的过程中,某一时刻从这4个引脚上送出地址的最高4位A16-A19;而在另外时刻,这4个引脚送出状态信号S3-S6。这些状态信号里,S6恒等于0,S5指示中断允许标志位IF的状态,S4,S3的组合指示CPU当前正在使用的段寄存器,其编码如下。

A8-A15:中8位地址信号,三态输出。CPU寻址内存或者接口时,从这些引脚送出地址A8-A15。

AD0-AD7:地址,数据分时复用的双向信号线,三态。当ALE=1时,这些引脚上传输的是地址信号;DEN=0时,这些因脚上的输出信号是数据信号。

7

ALE:地址锁存信号,三态输出,低电平有效。

READY:外部同步控制输入信号,高电平有效。它是由被访问的内存货I/O设备所发出的信号响应,当其有效时,表示I/O设备或者储存器已经准备好了,CPU可以进行数据传送。弱存储器或I/O设备没有准备好,则使READY信号为低电平。CPU在T3周期采样READY信号,若其为低,CPU自动插入等待周期TW(一个或者多个),直到READY变为高电平后CPU才脱离等待状态,完成数据传送过程。

INTR:可屏蔽中断请求信号,高电平有效。CPU在每条指令的最后一个周期采样该信号,以决定是否进入中断响应周期。这个引脚上的中断请求信号可用软件屏蔽。

NMI:非屏蔽终端请求输入信号,上升沿触发。这个引脚上的中断请求信号不能用软件屏蔽,CPU在当前指令执行结束进入中断过程。

REST:系统复位输出信号,高电平有效。为使CPU内部复位过程,该信号至少要在4个周期内保持有效。复位后CPU内部存储器的状态如下表所示。当REST返回低电平时,CPU将重新启动。

HOLD:总线保持请求信号输入,高电平有效。当某一总线主控设备要占用系统总线时,通过此引脚向CPU提出请求。

8

联系合同范文客服:xxxxx#qq.com(#替换为@)