数字电子技术习题解答1-11章(完整个性版) - 图文

发布时间 : 星期三 文章数字电子技术习题解答1-11章(完整个性版) - 图文更新完毕开始阅读

D2触发器Q2直接置0,故Q2的输出始终被钳制为0。其波形见习题 5.7图中。

5-8 已知JK信号如习题5.8图中所示,分别画出主从JK触发器和边沿(下降沿)JK触发器的输出端Q的波形。设触发器的初始状态为0。

CP

J

K

(主从)Q

(边沿)Q

习题 5.8图

解:主从JK触发器的波形按只能动作一次的特点画出的。

5-9 边沿JK触发器电路和输入端信号如习题5.9图所示,画出输出端Q的波形。

S

J1

J2 1J Sd & Q J3

CP C1 Q K1 & K2

1K Rd K3

R CP

S

R

J1

J2

J3

K1

K2

K3

1J 1K Q 置0 直接置0 直接置1 保持 置0 翻转 保持

习题 5.9图 - 41 -

5-10 集成JK触发器的电路图如习题5.11图所示。画出输出端QB的波形。设两触发器的初始状态均为0。

CP QA QB

习题 5.11图

解:根据波形图可知,QA输出的波形为CP的二分频信号,QB输出的波形为CP的四分频信号

5.11 试用D触发器和适当的门电路构成JK触发器和T触发器。解:见正文。

自测练习(6.1)

1.4位寄存器需要( )个触发器组成。

2.图6-1中,在CP( )时刻,输入数据被存储在寄存器中,其存储时间为( )。 3.在图6-4中,右移操作表示数据从( )(FF0,FF3)移向(FF0,FF3)。 4.在图6-7中,当SHIFT/LOAD为( )电平时,寄存器执行并行数据输入操作; 5.74LS194的5种工作模式分别为( )。 6.74LS194中,清零操作为( )(同步,异步)方式,它与控制信号S1、S1( )(有关,无关)。

7.74LS194中,需要( )个脉冲可并行输入4位数据。 8.74LS194使用( )(上边沿,下边沿)触发。

9.为了将一个字节数据串行移位到移位寄存器中,必须要( )个时钟脉冲。

10.一组数据10110101串行移位(首先输入最右边的位)到一个8位并行输出移位寄存器

中,其初始状态为11100100,在两个时钟脉冲之后,该寄存器中的数据为: (a)01011110 (b)10110101 (c)01111001 (d)00101101 1.4

2.上升沿,1个CP周期 3.FF0,FF3 4.低

5.异步清零,右移,左移,保持,并行置数 6.异步,无关 7.1

8.上边沿

- 42 -

9.8 10.(c)01111001

自测练习(6.2)

1.为了构成64进制计数器,需要( )个触发器。 2.2n进制计数器也称为( )位二进制计数器。 3.1位二进制计数器的电路为( )。

4.使用4个触发器进行级联而构成二进制计数器时,可以对从0到( )的二进制数进行计数。

5.如题5图中,( )为4进制加法计数器;( )为4进制减法计数器。

Q

0 1 1 1J 1J Q1

CP >C1 FF0 >C1 FF1 1K 1K

题5图(a)

1 1 1J Q0 1J Q1 CP

>C1 FF0 >C1 FF1 1K 1K

题5图(b)

6.一个模7的计数器有( )个计数状态,它所需要的最小触发器个数为(7.计数器的模是( )。

(a)触发器的个数(b)计数状态的最大可能个数(b)实际计数状态的个数 8.4位二进制计数器的最大模是( )。

(a)16 (b)32 (c)4 (d)8

9.模13计数器的开始计数状态为0000,则它的最后计数状态是( )。

1.6 2.n

3.触发器 4.15

- 43 -

。 )5.(a),(b) 6.7,3 7.(c) 8.(b) 9.1100

自测练习(6.3)

1.与异步计数器不同,同步计数器中的所有触发器在( )(相同,不同)时钟脉冲的作用下同时翻转。

2.在考虑触发器传输延迟的情况下,同步计数器中各Q输出端相对于时钟脉冲的延迟时间( )(相同,不同)。

3.在考虑触发器传输延迟的情况下,异步计数器中各Q输出端相对于时钟脉冲的延迟时间( )(相同,不同)。

4.采用边沿JK触发器构成同步22进制加法计数器的电路为( )。 5.采用边沿JK触发器构成同步22进制减法计数器的电路为( )。

6.采用边沿JK触发器构成同步2n进制加法计数器,需要( )个触发器,第一个触发器FF0的输入信号为( ),最后一个触发器FF(n-1) 的输入信号为( )。 7.采用边沿JK触发器构成同步3进制加法计数器的电路为( )。 8.23进制加法计数器的最大二进制计数是( )。 9.参看图6-21所示计数器,触发器FF2为( )(最高位,最低位)触发器,第2个时钟脉冲后的二进制计数是( )。

10.参看图6-23所示计数器,其计数范围为( ),它的各输出波形为( )。

1. 相同 2. 相同 3. 不相同 4.

Q0

1 1

Q1 1J 1J

>C1 FF0 >C1 FF1 CP

1K 1K 5.

1 1

Q0 Q1 1J 1J

CP >C1 FF0 >C1 FF1

1K - 44 - 1K

联系合同范文客服:xxxxx#qq.com(#替换为@)