计算机组成原理

发布时间 : 星期四 文章计算机组成原理更新完毕开始阅读

A. 智能化 B. 交互式 C. 远程通信 D. 过程控制

19. 发生中断请求的条件是______。

A. 一条指令执行结束 B. 一次I/O操作开始 C. 机器内部发生故障 D. 一次DMA操作开始

20. 采用DMA方式传送数据时,每传送一个数据就要用一个______时间。

A. 指令周期 B. 机器周期 C. 存储周期 D. 总线周期

二.填空题

1.计算机硬件包括A.______,B.______,C.______,适配器,输入/输出设备。

2. 按IEEE754标准,一个浮点数的阶码E的值等于指数的A.______加上一个固定的B.______。

3.相联存储器是按A.______访问的存储器,在cache中用来存放B.______,在虚拟存储器中用来存放C.______。

4.不同机器有不同的A.______。RISC指令系统是B.______指令系统的改进。

5.流水CPU中的主要问题是A.______相关,B.______相关和C.______相关;为此需要采用相应的技术对策,才能保证流水畅通而不断流。

6.PCI总线是当前流行的总线。它是一个高A.______且与B.______无关的标准总线。 7.外围设备大体分为输入设备,输出设备,A.______设备,B.______设备,C.______设备五大类。

8. 中断处理过程可以嵌套进行,A.______的设备可以中断B.______的中断服务程序。 9. 在计算机传统的术语中,将A.______和B.______合在一起称为CPU,而将CPU和C.______合在一起称为主机。

10.一个点数由A.______和B.______两部分组成,根据小数点位置不同,定点数有C.______和D.______两种表示方法。

11.广泛使用的A.______和B.______都是半导体随机读写存储器。前者速度比后者C.______,集成度不如后者高。

12.指令操作码字段表征指令的A.______,而地址码字段指示B.______。微小型机中多采用C.______混合方式的指令格式。 硬布线控制器的基本思想是:某一A.______控制信号是B.______译码输出.、C.______信号、D.______信号的逻辑函数。

13.计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用A.______传送、B.______传送、C.______传送。

1. 存储A.______并按B.______顺序执行,这是冯.诺依曼型计算机的工作原理。

2. 为了运算器的高速性,采用了A.______进位,B.______乘除法,C.______等并行技术

措施。

3. 对存储器的要求是A.______,B.______,C.______,为了解决这三个方面的矛盾。计

算机采用多级存储器体系结构。

4. 寻址方式按操作数的物理位置不同,多使用A.______型和B.______型,前者比后者

执行速度快。

5. 微程序设计技术是利用A.______方法设计B.______的一门技术。

6. 总线仲裁部件通过采用A.______策略或B.______策略,选择其中一个主设备作为总线的下一次C.______,接管总线控制权。

7. 中断处理需要有中断A.______。中断B.______产生,中断C.______等硬件支持。 8. RISC的中文含义是A.______,CISC的中文含义是B.______。

三.简答题

1.什么是RISC? 它有什么特点?

2.CPU中的主要寄存器有哪些?

3.一个计算机系统中的总线,大致分为哪几类?

4.外围设备的I/O控制分哪几类?

5 一个较完整的指令系统应包括哪些指令?

6 CPU中有哪些主要寄存器?其主要功能是什么?

7. 什么是闪速存储器?它有哪些特点?

8 在计算机中,CPU管理外围设备有几种方式?

1. DRAM存储器采用何种方式刷新?有哪几种常用的刷新方式?

2. 什么叫指令?什么叫指令系统?

3. 总线的一次信息传送过程大致分哪几个阶段?

4. 比较选择型DMA控制器与多路型DMA控制器?

四.应用题

1.已知x = -0.01111 y = +0.11001 求 [x]补,[-x]补,[y]补,[-y]补,x+y, x-y。

2. 已知某64位机主存采用半导体存储器,其地址码为26位,若使用256K×16位的DRAM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问: (1) 每个模块板为1024K×64位,共需几个模块板? (2) 每个模块板内共有多少DRAM芯片?

(3)主存共需多少DRAM芯片? CPU如何选择各模块板?

3.用16K×8位的DRAM芯片组成64K×32位存储器, 设存储器读/写周期为0.5μS, CPU在1μS内至少要访问一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?

4. 指令格式结构如下所示,试分析指令格式及寻址方式特点。

5.设机器字长16位,定点表示,尾数15位,数符1位,问:

(1)定点原码整数表示时,最大正数是多少?最小负数是多少? (2)定点原码小数表示时,最大正数是多少?最小负数是多少?;

6.CPU执行一段程序时,cache完成存取的次数为1900次,主存完成存取的次数为100次,已知cache存取周期为50ns,主存存取周期为250ns,求cache/主存系统的效率和平均访问时间。

7. 指令格式如下所示,其中OP为操作码,试分析指令格式特点。

15 10 7 4 3 0

OP 源寄存器 目标寄存器

8. 用16K×8位的DRAM芯片组成64K×32位存储器,画出该存储器的组成逻辑框图。

9. 已知[N1]补=(011011)2, [N2]补= (101101)2,求[N1]补,[N2]补具有的十进制数值。

10.设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息?

(2)如果存储器由512×8位SRAM芯片组成,需要多少片? (3)需要多少位地址作芯片选择?

11. 总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

12.指令格式如下所是,其中OP为操作码字段,试分析指令格式特点。

15 10 7 4 3 0 OP

---------- 源寄存器 基址存储器 位移量(16位) 参考答案

一. 选择题

1. B 2. A 3. D 4. A 5. C 6. B 7. D 8. B 9. D 10. B 11. D 12. C 13. C 14. D 15. A 16. A 17. B 18. A 19. C 20. D

21. D 22. C 23. A 24. A 25. B 2 6. C 27. D 28. C 29. A 30. D 31. B 32. B 33. A 34. B 35. A 36. C 37. D 38. D 39. B 40. D

41. C 42. C 43. B 44. C 45. B 46. C 47. B 48. C 49. A 50. D 51. C 52. B 53. B 54. C 55. C 56. A 57. D 58. A 59. C 60. D

二. 填空题

1. A.运算器 B.存储器 C.控制器 2. A.真值 B.偏移量

3. A.内容 B.行地址表 C.段表、页表和快表 4. A.指令系统 B.CISC

5. A.资源 B.数据 C.控制 6. A.带宽 B.处理器

7. A.外存 B.数据通信 C.过程控制 8. A.优先级高 B.优先级低

9. A. 运算器 B. 控制器 C. 存储器

10. A. 符号位 B. 数值域 C. 纯小数 D. 纯整数 11. A. SRAM B. DRAM C.快

12. A. 操作特性与功能 B. 操作数的地址 C. 二地址、单地址、零地址 13. A. 微操作 B. 指令操作码 C. 时序 D. 状态条件 14. A. 并行 B. 串行 C. 复用 15. A.程序 B.地址

16. A.先行 B.阵列 C.流水线

17. A.容量大 B.速度快 C.成本低 18. A.RR B.RS

19. A.软件 B.操作控制器

20. A.优先级 B.公平 C.主方

21. A.优先级仲裁 B.向量 C.控制逻辑

22. A.精简指令系统计算机 B.复杂指令系统计算机

三. 简答题

1. RISC是精简指令系统计算机,它有以下特点:

(1) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。 (2) 指令长度固定,指令格式种类少,寻址方式种类少。

联系合同范文客服:xxxxx#qq.com(#替换为@)