MAX5873使用说明

发布时间 : 星期四 文章MAX5873使用说明更新完毕开始阅读

MAX5873双路DAC

1.概述

MAX5873是先进的12位、200Msps、双路数模转换器(DAC)。能够满足无线基站及其它通信领域信号合成应用的要求。该双路DAC采用3.3V和1.8V电源供电,具有极高的动态性能,如fOUT = 16MHz时,无杂散动态范围(SFDR)达78dBc,支持200Msps刷新速率,功耗仅为255mW。

MAX5873的电流控制结构支持2mA至20mA的满幅电流输出,允许0.1VP-P至1VP-P的差分输出电压摆幅。MAX5873集成的1.2V带隙基准和控制放大器可确保高精度和低噪声。独立基准输入(REFIO)允许使用外部基准以实现最佳灵活性,并提高增益精度。

MAX5873的数字和时钟输入可接收3.3V CMOS电平。MAX5873灵活的数据输入总线既支持双端口输入也支持单端口间插输入。MAX5873可提供68引脚带裸焊盘(EP)的QFN封装,适用于扩展温度范围(-40°C至+85°C)。

欲查找与MAX5873引脚兼容的14位和16位版本,请分别参考MAX5874和MAX5875的数据资料。与MAX5873功能兼容的LVDS接口版本,请参考MAX5876的数据资料。

2.关键特性

型号 fCLK 决议(位) (Msps) 12 200 通道数 2 SFDR(dBc)@fout INL DNL PDISS (±LSB) (±LSB) (mW) 0.2 0.13 255 接口 并行 电源 (V) 1.8/3.3 MAX5873 78@16MHz ?200Msps输出刷新速率

?fOUT = 16MHz时,噪声谱密度 = -152dBFS/Hz

?极佳的SFDR和IMD?fOUT = 16MHz时,SFDR = 78dBc (至奈奎斯特频率)

?fOUT = 80MHz时,SFDR = 73dBc (至奈奎斯特频率) ?fOUT = 10MHz时,IMD = -85dBc ?fOUT = 80MHz时,IMD = -74dBc ?fOUT = 61MHz时,ACLR = 74dB ?2mA至20mA满量程输出电流 ?CMOS兼容数字和时钟输入 ?片上1.2V带隙基准 ?功耗低至255mW ?68引脚QFN-EP封装

?提供评估板(MAX5875EVKIT)

3.芯片结构

3.1引脚配置

引脚说明 引脚 1-5 6-9,57-60 10,12,13,15 20,23,26,27 30,33,36,43 11 名称 A4-A0 N.C. GND 功能 数据位A4-A0。在双端口模式中,数据被引导到Q-DAC。在单端口模式下,数据位不被使用。在单端口模式中位A4-A0连接到GND。 无连接。悬空或连接到GND。 转换器的地 DVDD3.3 数字电源电压。接受一个3.135V到3.465V电源电压范围。并联一个0.1μF电容到GND。 14,21,22,AVDD3.3 模拟电源电压。接受一个3.135V到3.465V电源电压范围。 31,32 一个0.1μF电容旁路每个引脚到GND。 16 REFIO 参考I / O。输出的内部1.2V高精度带隙基准。绕过一个1μF电容到GND。 REFIO可驱动一个外部参考源。见表1。 17 FSADJ 满量程调整输入。该输入设置的DAC满量程输出电流。对于一个20mA满量程输出电流,FSADJ和DACREF之间连接一个2kΩ电阻。 18 DACREF 电流设置电阻器的返回路径。对于20mA满量程输出电流,FSADJ和DACREF之间连接一个2kΩ电阻。内部连接到GND。不要使用作为地面连接。 19,34 AVDD1.8 模拟电源电压。接受1.71V至1.89V电源电压范围。一个0.1μF电容旁路每个引脚到GND 24 25 28 29 35 37 38 39 OUTQN OUTQP OUTIN OUTIP AV CLK CLKN CLKP TORB 互补Q-DAC输出。用于电流输出的负极端子。 Q-DAC输出。电流输出正端。 互补I-DAC输出。用于电流输出的负极端子。 I-DAC输出。电流输出正端。 时钟电源电压。接受一个3.135V到3.465V电源电压范围。绕过一个0.1μF电容到GND。 互补转换器时钟输入。负输入端差分转换时钟。内部偏置到AVCLK/2。 转换器的时钟输入。正输入端差分转换器时钟。内部偏置到AVCLK/2。 补码/二进制选择输入。将设置TORB一个CMOS逻辑高电平表示二的补码的输入格式。将设置TORB一个CMOS逻辑低电平表示二进制输入格式。TORB有一个内部下拉电阻。 掉电输入。设置PD高到迫使DAC进入掉电模式。设置PD低正常运行。 PD具有内部下拉电阻。 双(平行)/单(交错)端口选择输入。设置的DORI高配置作为一个双端口DAC。设置DORI低配置为单路交错口DAC。 DORI有一个内部下拉电阻。 DAC专用或选择输入。设置XOR低,允许的数据流,通过DAC输入不变。设置XOR高颠倒输入数据到DAC。如果没有使用,XOR连接到GND。 DAC选择输入。设置SELIQ低直接进入Q-DAC输入数据。设置SELIQ高I-DAC输入数据直接进入。如果没有使用,连接到GND SELIQ。 SELIQ的逻辑状态是只适用于单端口模式(交错)。 数据位B11-B0。在双端口模式中,数据被引导到I-DAC。在单端口模式下,国家确定的SELIQ数据位导演。 40 41 PD 42 XOR 44 SELIQ 45-56 61 62-68 — B11-B0 DVDD1.8 数字电源电压。接受的电源电压范围为1.71V至1.89V。绕过一个0.1μF电容到GND。 A11-A5 EP 数据位A11-A5。在双端口模式中,数据被引导到Q-DAC。在单端口模式下,数据位不被使用。连接到GND位A11-A5单端口模式。 裸露焊盘。必须连接到GND通过一个低阻抗路径。 3.2封装尺寸

4.详细说明

4.1体系结构

MAX5873高性能,12位,双电流导引DAC(图1)与DAC的更新速率高达200MSPS。该转换器由输入寄存器和多路分解器单端口(交错)模式,并随后由一个电流转向阵列。在交错模式下的操作过程中,输入的数据解复用寄存器的单端口的数据总线。目前转向阵列产生差分满量程电流在2mA至20mA范围内。一个内部电流开关网络,与外部50Ω端接电阻的组合,差分输出电流转换为双差分输出电压与0.1V至1V峰 - 峰输出电压范围。一个集成的1.2V带隙基准,控制放大器,以及用户可选的外部电阻确定数据转换器的满量程输出范围。

4.2参考架构及操作

MAX5873支持与内部1.2V带隙基准或外部基准电压源。REFIO作为输入一个外部的,低阻抗参考源。 REFIO也可作为参考输出时,DAC工作在内部参考模式。对于稳定运行的内部参考,去耦REFIO到GND与1μF电容。由于其输出驱动能力有限,缓冲REFIO与外部放大器开车时大的外部负载。

MAX5873的参考电路(图2),采用了控制调节放大器的差分电流输出的DAC满量程电流IOUTFS。配置为一个电压-电流放大器,计算出的输出电流如下:

IOUTFS是的DAC满量程输出电流。 RSET(位于FSADJ和DACREF之间)确定放大器的满量程输出电流的DAC。IOUTFS和R SET选项的矩阵见表1。

联系合同范文客服:xxxxx#qq.com(#替换为@)