HSPICE与CADENCE仿真规范与实例(3) 联系客服

发布时间 : 星期三 文章HSPICE与CADENCE仿真规范与实例(3)更新完毕开始阅读

图9共模抑制比仿真

图9所示为运放共模抑制比的仿真电路结构,两个相同的电压源Vcm,与单位增益结构的运放的两输入端连接,V1提供输入共模电平。对输出的结果取倒数可以得出CMRR,这可以用计算器完成原理见Allen运算放大器仿真。仿真设置如上,结果如下:

输入直流电压为1V时共模抑制比

扫描输入直流电压时得到的CMRR

图10 PSRR电源抑制比仿真

图10所示为运放的正电源抑制比的仿真电路结构,运放为单位增益结构,交流输入与电源串联,对其进行AC仿真后取倒数得出PSRR(思考仿真方法的原理,具体见Allen第6.6节)。仿真结果如下:

输入直流电压为1.2V时电源抑制比

输入直流电压变化时电源抑制比

图11 运放建立时间

图11为运放建立时间的仿真电路结构,输出加大摆幅的方波,观测输出的瞬态波形测量建立时间,方波输入信号分别从0V,3.3V变为1.65V。仿真结果如下图:

方波输入从0到1.65V的建立时间 方波输入从3.3V到1.65V的建立时间