微机原理期末考试复习试题 联系客服

发布时间 : 星期三 文章微机原理期末考试复习试题更新完毕开始阅读

本科生期末试卷一

一.选择题(每小题1分,共10分)

1.目前大多数集成电路生产中,所采用的基本材料为______。

A.单晶硅 B.非晶硅 C.锑化钼 D.硫化镉

2. 用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是______。

-(16+1)-16

A.0≤│N│≤1-2 B.0≤│N│≤1-2

-(16-1)

C.0≤│N│≤1-2 D.0≤│N│≤1

3. 运算器虽有许多部件组成,但核心部件是______。

A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器

4. 某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是______。

A.0--1M B.0--4MB C.0--4M D.0--1MB 5. 常用的虚拟存贮系统由______两级存贮器组成,其中辅存是大容量的磁表面存贮器。

A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存

6. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一

个数常需采用______。

A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 7. 为确定下一条微指令的地址,通常采用断定方式,其基本思想是______。

A.用程序计数器PC来产生后继微指令地址 B.用微程序计数器μPC来产生后继微指令地址

C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址

D.通过指令中指定一个专门字段来控制产生后继微指令地址 8. 描述PCI总线中基本概念不正确的句子是______。

A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备

D.系统中只允许有一条PCI总线

9. 为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用

______接口。

A.SCSI B.专用 C.ESDI D.RISC

10.I/O标准接口SCSI中,一块主适配器可以连接______台具有SCSI接口的设备。

A.6 B.7 C.8 D.10

二.填空题(每小题3分,共24分)

1.IEEE754标准,一个浮点数由A______、阶码E、尾数M三个域组成。其中阶码E的

值等于指数的B______加上一个固定C______。

2. 相联存储器不按地址而是按A______访问的存储器,在cache中用来存放B______,

在虚拟存储器中用来存放C______。

3. 指令操作码字段表征指令的A______,而地址码字段指示B______。微小型机中多

采用C______混合方式的指令格式。

4. CPU从A______取出一条指令并执行这条指令的时间和称为B______。由于各种指令

的操作功能不同,各种指令的时间和是不同的,但在流水线CPU中要力求做到

C______。

5. 微型计算机的标准总线从16位的A______总线发展到32位的B______总线,又进

一步发展到64位的C______总线。

6. 显示适配器作为CRT和CPU的接口由A______存储器、B______控制器、C______三

部分组成。

7. 根据地址格式不同,虚拟存贮器分为A______、B______和C______三种。

8.CPU从主存取出一条指令并执行该指令的时间叫做A______,它常用若干个B______

来表示,而后者又包含有若干个C______。

三.(11分)图B11.1为某ALU部件的内部逻辑图,图中S、S为功能选择控制端,Cin

0

1

为最低位的进位输入端,A(A1-A4)和B(B1-B4)是参与运算的两个数,F(F1-F4)

为输出结果,试分析在S0,S1,Cin各种组合条件下输出F和输入A,B,Cin的算术关系。

图B11.1

四.(11分)

设有两个浮点数x=2

Ex

×Sx,y=2

Ey

×Sy,

Ex=(-10)2,Sx=(+0.1001)2,Ey=(+10)2,Sy=(+0.1011)2。若尾数4位,数符1位,阶码2位,阶符1位,求x+y=?并写出运算步骤及结果。

五.(11分)机字长32位,常规设计的存储空间≤32M,若将存储空间扩展到256M, 请

提出一种可能方案。

六.(11分)今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作,

今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns。 请问:(1)流水线的操作周期应设计为多少?

(2)若相邻两条指令发生数据相关,而且在硬件上不采取措施,那么第二条指

令要推迟多少时间进行。

(3)如果在硬件设计上加以改进,至少需推迟多少时间?

七.(11分)画出PCI总线结构框图,说明HOST总线、PCI总线、LAGACY总线的功能。

八.(11分)若设备的优先级依次为CD-ROM、扫描仪、硬盘、磁带机、打印机,请用标

准接口SCSI进行配置,画出配置图。

本科生期末试卷二

一. 选择题(每小题1分,共 10分)

1. 没有外存贮器的计算机监控程序可以存放在______。

A RAM B ROM C RAM 和 ROM D CPU

2.如果浮点数用补码表示,则判断下列哪一项的运算结果是规格化数______。 A 1.11000 B 0.01110 C 1.00010 D0.01010

3. 在定点二进制运算其中,减法运算一般通过______来实现

A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 补码运算的十进制加法器 D 补码运算的二进制加法器

4. 某计算机字长32位,其存储容量为 4 MB,若按半字编址,它的寻址范围是______。

A 0——4MB B 0——2MB C 0——2M D 0——1MB

5. 在虚拟存贮器中,当程序正在执行时,由______完成地址映射。

A 程序员 B 编译器 C 装入程序 D 操作系统 6. 指令系统中采用不同寻址方式的目的主要是______。

A 实现存贮程序和程序控制 B 缩短指令长度,扩大寻址空间,提高编程灵活性 C 可以直接访问外存 D 提供扩展操作码的可能并降低指令译码难度 7. 同步控制是______。

A只适用于CPU控制的方式 B 只适用于外围设备控制的方式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式 8. 以下描述中基本概念不正确的句子是______。

A PCI 总线不是层次总线

B PCI 总线采用异步时序协议和分布仲裁策略 C FUTURE BUS+ 总线能支持64位地址

D FUTURE BUS+ 总线适合于高成本的较大规模计算机系统 9. 用于笔记本电脑的外存储器是______。

A 软磁盘 B 硬磁盘 C 固态盘 D 光盘 10. 周期挪用方式常用于______方式的输入/输出中 。

A DMA B 中断 C 程序传送 D 通道

二 填空题(每小题 3分,共24分)

1 2000年,超级计算机最高运算速度达到A______次。我国的B______号计算机的运算

速度达到C______次,使我国成为美国日本之后第三个拥有高速计算机的国家。 2 为运算器构造的A______运算方法中通常采用B______加减法C______乘除法或补码乘除法。

3 闪速存储器能提供高性能、低功耗、高可靠性以及A______能力,为现有的B______体系结构带来巨大变化,因此作为C______用于便携式电脑中。

4 形成指令地址的方式,称为A______,有B______寻址和C______寻址两种。

5 当今的 CPU芯片除了包括定点运算器和控制器外,还包括A______、B______运算器和C______管理等部件。

6 当代流行的标准总线内部结构包括:A______总线,B______总线,C______总线和共用总线。

7 每一种外设都是在它自己的A______控制下进行工作,而A则通过B______和C______相连,并受C控制。

8 在计算机系统中,CPU对外围设备的管理处程序查询方式、程序中断方式外,还有A______方式,B______方式,和C______方式。

三、(11分) 证明 -[Y]

= +[-Y]补

10

四、(11分) 设 A = anan-1?aa

是已知的(n+1=5)位的二进制原码,其中最高字位

为符号位,画出原码转换为补码的电路图。

五、(11分) 用定量分析方法证明交叉存储器带宽大于顺序存储器带宽。

六、(11分)参见图B12.1的数据通路,画出数据指令“STA,R,(R)”的指令周期流程

1

2

图,器含义是将寄存器R1的内容传送至(R2)位地址的贮存单元中。标出各

微操作信号序列。

图B12。1

s的间隔向控制器发

七、(11分)磁盘、磁带、打印机三个设备同时工作,磁盘以30μ

DMA请求,磁带以45μs的间隔发DMA请求,打印机以150μs间隔发

DMA请求。假定DMA控制器每完成一次DMA传送所需时间为5μS,画出裸露DMA控制器工作时空图。

八、(11分)有一台磁盘机,器平均寻道时间为了30ms,平均旋转等待时间为120ms,