数电实验报告最终版 联系客服

发布时间 : 星期四 文章数电实验报告最终版更新完毕开始阅读

编译,进行波形仿真,得到如下波形:

2.设计一个1:4的数据分配器

数据分配器的功能是在选通信号(G)和选择信号(Cn)线的控制下讲一路输入数据(D)线的控制下将一路输入数据(D)分别分配给相应的输出端(Yn)。

1:4数据分配器功能表如下: 输入端 输出端 G C1 C0 D Y0 Y1 Y2 Y3 1 ∮ ∮ ∮ 1 1 1 1 0 0 0 D D 1 1 1 0 0 1 D 1 D 1 1 0 1 0 D 1 1 D 1 0 1 1 D 1 1 1 D 表中G是选通使能端,C1、C0分别是选择端,D是一路输入数据,Y0、Y1、Y2、Y3分别是选择的输出端。

设计原理图如下:

编译,进行波形仿真得到如下波形:

实验四 时序电路设计(一)

一.实验目的

1.掌握RS触发器、D触发器、JK触发器的工作原理。 2.学会正确使用RS触发器、D触发器、JK触发器。

二. 实验内容

自循环寄存器

(1)用D触发器DFF (或74LS74)构成一个四位自循环寄存器。 方法是第一级的 Q端接第二级的 D端, 依次类推,最后第四级的Q端接第一级的D端。四个D触发器的CLK端连接在一起,然后接单脉冲时钟。

(2)对设计的电路建立相应的波形仿真文件,进行波形仿真。 将触发器Q0置1(即PRN0输入一个负脉冲), Q1、Q2、Q3清0(即CLR1、CLR2、CLR3输入一个负脉冲)。

(3)进行器件编程(定义自循环寄存器的输入/输出引脚号)。

(4)连线验证所设计电路的正确性

预置初始状态(与波形仿真相同),自循环寄存器的PRNi和CLRi端连接到开关的电平输出插空,输入端CLK引脚连接到实验系统的单脉冲输出插孔,输出端Q0、Q1、Q2、Q3连接到LED显示灯。由时钟CLK输入端输入单脉冲,观察并记录Q0、Q1、Q2、Q3的状态变化。

实验五 时序电路设计(二)

一.实验目的

1.掌握RS触发器、D触发器、JK触发器的工作原理。 2.学会正确使用RS触发器、D触发器、JK触发器。

二.实验内容

3、 用D触发器(或74LS74)构成4位的二进制(同步或异步)计数器(分频器) Q3Q2Q1Q0 Q3n+1Q2n+1Q1n+1Q0n+1 Z 0000 0001 0 0001 0010 0 0010 0011 0 0011 0100 0 0100 0101 0 0101 0110 0 0110 0111 0 0111 1000 0

1000 1001 1010 1011 1100 1101 1110 1111 函数: 1001 1010 1011 1100 1101 1110 1111 0000 0 0 0 0 0 0 0 1

三.电路连接:

四.波形图如下