高速电路设计实验之ADS--实验八 眼图观察 联系客服

发布时间 : 星期一 文章高速电路设计实验之ADS--实验八 眼图观察更新完毕开始阅读

選取功能表中Tools>LineCalc>StartLineCalc開啟LineCalc視窗。

設定【Substrate Parameters】Er=4.5, H=0.72mm,T=0.04mm, 【Component Parameters】Freq=1GHz, 【Electrical】

Zo=100Ohm, E_Eff=90deg (1/4波長) ?按下【Synthesize】圖示,獲得【Physical】W=0.267mm如下圖所示

以滑鼠左鍵連續點擊【ML2CTL_C】元件CLIN1兩下進入元件的屬性視窗,並一一輸入其長度Length=500mm、寬度=0.267mm及間距S=5mil參數值,如下圖所示,點選OK鍵結束視窗

以滑鼠左鍵連續點擊【ML2CTL_C】元件CLIN2兩下進入元件的屬性視窗,並一一輸入其長度Length=50mm、寬度=0.267mm及間距S=5mil參數值,如下圖所示,點選OK鍵結束視窗

在功能表中點選DesignGuide > Signal Integrity Applications後自動開啟Signal Integrity Applications視窗

在Signal Integrity Applications視窗中點選Linear Differential TDT,按OK

置放【3LineTester】元件Tester1