第6章-时序逻辑电路. 联系客服

发布时间 : 星期五 文章第6章-时序逻辑电路.更新完毕开始阅读

6.3.2 某同步时序电路的状态图如图题6.3.2所示,试写出用D触发器设计时的最简激励方程组。

13

解:由图题6.3.2所示状态图可知,实现该同步时序需要用三个D触发器。

(1) 根据状态图列出完全的状态转换真值表,如表题解6.3.2所示。其中,状态图中未包

含的状态为不出现的状态,其次态可用无关项×表示。

(2)画出3个触发器的激励信号D2、D1、D0的卡诺图。由于D触发器的特性方程为Qn?1=D,

所以可由状态转换真值表直接画出这3个卡诺图,如图题解6.3.2所示。

(2) 由卡诺图得到最简激励方程组

D2?Q0nnn D1?Q2

D0?Q16.3.3 试用上升沿触发的JK触发器设计一同步时序电路,其状态图如图题6.3.3所示,要求电路使用的门电路最少。

14

解:图题6.3.3所示的状态图有00、01、10、11四个状态,可用两个上升沿触发的JK触发器实现。设两个触发器的输出为Q1、Q0,输入信号为A,输出信号为Y。

(1) 根据图题6.3.3所示状态图和JK触发器的激励表,可直接列出相应的状态转换真值表

和激励信号,如表题解6.3.3所示。

(2)画出激励信号的卡诺图,如图题解6.3.3(a)所示。

15

(3)由卡诺图得到最简激励方程组

???J0?AQ0??J1?AQ1K1?AQ0K0?AQ1

和输出方程

Y?AQ1?Q1Q0

(4)根据激励方程组和输出方程画出逻辑电路图,如图题解6.3.3(b)所示。

16